Anonim
kuva

CoreLink CCI-550 -yhteys mahdollistaa ARM big.LITTLE -käsittelyn ja täysin johdonmukaisen GPU: n samalla vähentäen viivettä ja lisäämällä huipputehoa. CoreLink DMC-500 -muistiohjain tarjoaa suuremman kaistanleveyden ja latenssivasteen prosessoreille ja näytölle. Molemmat CoreLink-tuotteet on toimitettu johtaville yhteistyökumppaneille ja ne ovat saatavissa lisensoitavaksi piipohjaisen tuotantotodistuksen kanssa vuoden 2016 loppuun mennessä.

"Optimoitu polku muistiin on välttämätöntä luokan parhaalle SoC: lle, joka vastaa vaativiin matkaviestinmarkkinoihin", sanoo ARM: n Monika Biddulph,

CoreLink CCI-550: n parannettu tuki GPU-johdonmukaisuudelle parantaa virranhallintaa ja tarjoaa koko järjestelmän etuja. Yhtenäisyys vähentää uusien sovellusten kehittämiskustannuksia ja aikaa, jota nopeuttaa heterogeeninen prosessointi laskentamoottorien tehokkaampaan hyödyntämiseen. OpenCL 2.0 jaetulla virtuaalimuistitoiminnolla ja muut uudemmat ohjelmointimallit hyödyntävät järjestelmän johdonmukaisuutta täysimääräisesti. Kaikki prosessorit työskentelevät samoilla tiedoilla ilman tarpeetonta välimuistin ylläpitoa tai muistikopiointia. Tämä mahdollistaa myös järjestelmäarkkitehtuurin, joka on täysin yhdenmukainen HSA (Heterogeeninen järjestelmäarkkitehtuuri) koherenssistandardien kanssa.

n

CoreLink CCI-550 sisältää parannuksia mikroarkkitehtuurissa, jotta saavutetaan korkeampi huipputeho vaativissa käyttötapauksissa ja palvelun laadun parannukset (QoS), jotka vähentävät viivettä 20 prosentilla. SoC-suunnittelijat voivat määrittää muistikanavien määrän, seurantakoot, snoop-suodattimen kapasiteetin ja skaalata jopa 6 täysin koherenttia prosessoriklusteria. Parannettu skaalautuvuus osoittaa laajan valikoiman sovelluksia mobiililaitteiden lisäksi, mukaan lukien digitaalitelevisio-, auto- ja kustannustehokkaat verkkoratkaisut.