Anonim

LSI Logic lisää ZSP-kooditiheyttä multimediasuunnitteluun Richard Wilson
LSI Logic on laajentanut digitaalisten signaaliprosessorien (DSP) ydinperhettä ZSP-arkkitehtuurissaan pienitehoisella, tiheällä ytimellä, joka on räätälöity kuluttajien multimedian ja matkapuhelinten sovelluksiin.
Nimeltään ZSP500, se perustuu kahdeksan vaiheen putkilinja-arkkitehtuuriin, jossa on skaalautuvat ohjelma- ja datapolut sekä käyttäjän määrittämä muisti. Ydin, valmistettu 0, 11 mikronin prosessista, toimii jopa 400MHz: n kellonopeudella.
Kooditiheys on kaikkien sen DSP-ytimien korkeimmalla tasolla, sanoi yritys.
Markkinointitutkimusyrityksen Forward Concepts toimitusjohtajan Will Straussin mukaan: "Kooditiheys on tärkeä suunnittelukriteeri sulautettujen prosessorien valinnassa, koska muistikoko johtaa suoraan järjestelmän kustannuksiin, jotka ovat kriittisiä suurten sovellusten sovelluksissa."